TI Product Technology Service Provider
Phone Us: +86-731-28370612

○官方声明

Altera DE2 Ver2.0多媒体开发平台是索思达电子开发生产并直接进行销售及提供技术服务的产品,未设置任何代理商。如有其它任何厂商或代理使用“Altera DE2 Ver2.0多媒体开发平台”的名义进行销售,均属于假冒产品。索思达电子对您购买及使用此假冒产品过程中造成的所有损失均不承担任何责任。

官方指定销售网站: 中文名称:61IC中国电子在线(中国站)
官方指定销售网站: 中文名称:61IC中国电子在线(美国站)

所在地:湖南省株洲市

○产品保固

叁年保固:Altera DE2 Ver2.0多媒体开发平台享有自购买日起算为期三年的保固服务

索思达电子(以下简称索思达)保证以下列举的各项产品从原物料采购及完整制造过程均接受严格的品质控管,尽力避免任何缺失。依照下面所提出的各种情况与限制,如证实为原物料不良或制造过程缺失所产生的不良品,索思达将提供免费维修或换货服务。维修服务及更换产品将以交换的方式进行,更换的产品为全新产品或是维修后可正常操作的良品。

此份保固声明不包含任何因为不当安装、意外灾害、自然灾害、滥用、误用、电压不足或过量的电源供应、不正确的操作、不良的环境条件,以及任何未经授权的拆卸、修理或修改所造成的产品损坏。此份保固声明亦不适用于防伪卷标已经被修改、涂抹或移除、包装破损或不完全、二手转卖或是违反条例的转售产品。

○产品概述

Altera DE2 Ver2.0多媒体开发平台是索思达电子(SSD)为适应市场需求,最新推出的一款具有自主知识产权的基于Altera Cyclone II EP2C35 百万门级元的多媒体开发平台 。Altera DE2 Ver2.0为用户提供了一个音视频数据采集、数字化处理、网络传输的图形图像、数字音频开发实验平台……该平台功能强大,代码丰富,方便使用。在国内,我们的产品已经成为众多的国家级科研院所、大学、国家重点实验室、电力、通讯、工业、医疗类公司指定采购的开发工具,在长期的客户产品开发使用过程中得到广大客户的高度认可和好评。

Altera DE2 Ver2.0多媒体开发平台是基于Altera Cyclone II EP2C35 百万门级的学习开发平台,DE2开发套件即可作为开发板供用户学习使用,也可作为系统板嵌入到用户的产品供用户进行二次开发以便缩短产品开发周期。DE2为用户提供了一个音视频数据采集、数字化处理、网络传输的图形图像、数字音频开发实验平台。DE2开发套件平台集成了视频解码、音频AD/DA,VGA输出、1路100M网络支持、1个HOST USB2.0(高速)接口,大容量SDRAM、SRAM、FLASH等硬件资源。

Altera DE2 Ver2.0多媒体开发平台选用的FPGA芯片是美国Altera公司最新推出的Cyclone II系列的EP2C35。该芯片是一个集成度极高和功能强大的FPGA芯片。

FPGA芯片:采用ALTERA公司的 Cyclone II处理器EP EP2C20F484C8或EP2C35F484C8。在Cyclone系列低成本FPGA中,Cyclone II FPGA系列是第二代产品,采用TSMC的1.2-V、90-nm、低K 绝缘工艺,具有比第一代产品更多的性能优势,密度和功能进一步提高。Cyclone II FPGAs含有的专用DSP电路适用于成本很低的DSP方案。此外,在Cyclone II FPGAs中实现 Nios II嵌入式处理器时,可以针对价格敏感的密集计算应用建立最具成本效益的处理方案

Cyclone II系列器件特性:

◎成本最优的体系结构:具有 4,608 至 6,8416 个逻辑单元(LE),密度是第一代Cyclone FPGAs 的 3 倍半,每 LE 最低的成本。

◎嵌入式存储器:由 4,608 位存储器模块构成的 1.1Mbit RAM,具有 250MHz 性能, 支持多配置,包括真双端口和单端口 RAM、ROM 和 FIFO 缓冲。

◎NiosII嵌入式处理器支持:Nios II 嵌入式处理器降低了成本,提高了灵活性,是低成本分立微处理器的理想替代方案。Nios II 软核处理器支持 Cyclone II FPGAs, 具有超过 100DMIPS 的性能。

◎差分和单端标准I/O支持:支持 LVTTL、LVCMOS、PCI、PCI-X、PCI Express、SSTL 和高速收发器逻辑(HSTL)等单端 I/O 标准,支持 LVDS(805Mbps 接收 和 640Mbps 发送)、mini-LVDS、低摆幅差分信号(RSDS)、LVPECL、SSTL 和 HSTL 系统接口等差分信号。

◎外部存储器接口:专用接口支持外部 167MHz 存储器,实现与外部 SDR、DDR 和DDR2 SDRAM 器件的集成。Altera 的 DDR、DDR2 和 QDRII 存储器控制器MegaCore 功能由 Quartus II 软件订购免费提供。

◎时钟管理电路:跨越整个器件的 16 个低斜移、全局时钟网络,由 16 个专用输入时 钟引脚馈入。4 个锁相环(PLLs)每个具有 3 个输出抽头,具有可设置带宽、可设 置占空比、扩谱时钟、锁定探测功能,以及具有移相功能的频率合成,可提供片内和片外全面的系统时钟管理。

◎ 片内匹配:单端片内终端匹配支持驱动器阻抗匹配和串联终端匹配,无需外部电阻, 提高了信号完整性,简化了电路板设计。

◎热插拔和上电排序:功能强大的片内热插拔和上电排序支持,确保器件正常工作不受上电顺序的影响。

◎SEU自动探测电路:采用 32 位循环冗余校验(CRC),具有单事件扰动(SEU)自动探测电路。

视频解码器ADV7181B:本系统使用的是Analog Devices公司的ADV7181B芯片。它可以自动检测模拟电视信号,包括所有的 NSTC,PAL和SECAM 信号,并将检测到的模拟信号按4:2:2采样转换成为16位或8位的CCIR601/CCIR656数字视频数据。同时芯片也提供行同步信号、场同步信号的输出,这样可以根据需要选择是否使用这些信号,提高了芯片应用的灵活性。

ADV7181B具有六路模拟视频输入,可以接收不同的模拟视频输入,包括 CVBS、S-Video、YPrPb 输入以及它们的组合。芯片前端具有三个9位的模数转换单元( ADC ),它们的作用是把模拟的视频信号数字化,以便于在接下来的标准视频单元中进行进一步的处理。通过配置寄存器可以实现模数转换单元对六路输入模拟视频的选择。

在标准视频单元中可以对视频的各个参数进行设置,如亮度、对比度、饱和度等。这些设置都是通过对寄存器的读写来实现的。通过这些参数的设置可以把芯片灵活应用于各种场合,并且可以根据需求达到不同的视频采集效果。

ADV7125是三路8Bit的视频D/A转换器:实现数字RGB转模拟RGB(VGA)信号输出功能。广泛应用于数字视频、图像处理、高精度显示器等系统中。

参数
◆分辨率最大支持UXGA1600×1200,刷新率为100Hz
◆240MHz的最大样速度
◆三路10位D/A转换器
◆SFDR
当时钟频率为50MHZ;输出为1MHZ时,–70dB
当时钟频率为140MHZ;输出为40HMZ时,-53dB
◆与RS-343A/RS-170接口输出兼容
◆DA转换器的输出电流范围为:2mA到26mA
◆TTL兼容输入
◆单电源+5V/+3.3V工作
◆低功耗(3V时最小值为30mW)

DM9000A:是中国台湾DAVICOM公司推出的一款高速以太网接口芯片。其基本特征是:集成10/100M物理层接口;内部带有16K字节SRAM用作接收发送的FIFO缓存;支持8/16bit两种主机工作模式;通过HP认证的AUTO-Mdix(支持直接互连自动翻转)功能;支持TCP/IP加速(IPV4 check sum offload)减轻CPU负担,提高整机效能;10ns I/O读写时间。DM9000A以太网控制器遵循IEEE颁布的802.3以太网传输协议。该电路还集成了EEPROM接口,自举时通过EEPROM接口输入到芯片中,从而实现自动初始化。

音频编解码器:TLV320AIC23是TI公司推出的一款高性能立体声音频编解码器,内置耳机输出放大器,支持mic和line in二选一的输入方式。输入和输出都具有可编程的增益调节功能。TLV320AIC23的模/数转换器(ADC)和数,模转换器(DAC)集成在芯片内部.采用先进的Σ一△过采样技术.可以在8kHz至96kHz的采样率下提供16bit、20bit、24bit和32bit的采样数据。ADC和DAC的输出信噪比分别可达90dB和100dB。同时。TLV320AIC23还具有很低的功耗(回放模式为23mW。节电模式为15μw)。上述优点使得TLV320AIC23成为一款非常理想的音频编解码器,与TI的DSP系列相配合更是相得益彰。

音频输入输出接口:①LINE IN ②MIC ③PHONE

◆音频输入(LINEIN):有音频LINEIN输入口,其输入电平满足CD播放器输出的2Vrms。

◆话筒接口(MIC):提供麦克风偏压,通常是 3/4AVDD。

◆耳机接口(PHONE):AIC23内部包含耳机驱动放大电路,可以直接驱动16Ω或32Ω耳机而不需要外部驱动。

S端子输入口:S端子,即分离式影像端子S-video(Separate Video),它实际上是一种五芯接口,由视频亮度讯号Y和视频色度讯号C和一路公共遮罩地线组成。S端子将亮度和色度分离输出,避免了混合视频讯号输出时亮度和色度的相互干扰,它只能输入输出视频。S端子也是非常常见的端子,其全称是Separate Video,也称为 SUPER VIDEO。S-Video连接规格是由日本人开发的一种规格,S指的是“SEPARATE(分离)”,它将亮度和色度分离输出,避免了混合视讯讯号输出时亮度和色度的相互干扰。S端子实际上是一种五芯接口,由两路视亮度信号、两路视频色度信号和一路公共屏蔽地线共五条芯线组成。目前常见的S端子有三种:4针、7针和9针。(我们系统采用的为4针)

USB2.0(高速)HOST接口:(测试所用的为金士顿正品全系列U盘)同时对市场上二十多款主流U盘进行了测试,兼容性好。

(同时感谢金士顿公司提供全系列U盘进行测试)

24位真彩色VGA接口:VGA是电脑显示器接口为15针,VGA(Video Graphic Array)接口,即视频图形阵列,也叫D-Sub接口,是15针的梯形插头,分成3排,每排5个,传输模拟信号。VGA接口采用非对称分布的15针连接方式,显示器VGA接口工作原理:是将显存内以数字格式存储的图像(帧)信号在RAMDAC里经过模拟调制成模拟高频信号,然后再输出到显示设备。

R232接口:用标准的DB9直通电缆连接

SD卡接口:设计为3.3V电源供电(我们测试所用的为金士顿正品2G SD卡)

PS/2键盘接口:PS/2 键盘接口为6针母插(外观如下)

USB Device接口:验证USB IP核

JTAG接口:JTAG接口用来调试FPGA,下载速度比较快,而且支持SignalTAP,但是不能用来直接编程EPCS芯片,建议调试阶段用JTAG模式,下载线有USB-BLASTER.

AS接口:AS接口主要用来编程EPCS芯片,同时也可以用来调试。具体过程:首先编程EPCS芯片,然后通过EPCS配置FPGA,接着运行程序。EPCS的编程次数是有限的,太频繁的擦除和写入对EPCS多少有一定得影响,建议调试结束后,程序固化的时候才使用AS方式。

扩展引脚接口:

○系统资源

◎FPGA芯片:ALTERA Cyclone II EP2C35F484C8(可选EP2C20F484C8).

◎配置芯片:EPCS16(或EPCS4) EPCS16配置EP2C35F484C8,EPCS4配置EP2C20F484C8.

◎64M Byte 高速SDRAM(可选32M Byte)

◎32M Byte 快速FLASH(可选16M Byte)

◎2片独立总线的512K SRAM

◎10M/100M网络接口

◎1个HOST USB2.0(高速)接口,可接U盘和移动硬盘实现海量存储

◎音频AD/DA,1路LINE IN输入,1路MIC输入,1路音频输出

◎视频解码,支持ITU-R BT.656 YCrCb 4:2:2(16bit/8bit)数据标准格式.1路CVBS,1路S_VIDEO.

◎两种下载配置模式:AS模式和JTAG模式.

◎SD卡接口

◎标准DB9 RS232 串口实现与PC机的数据通讯,辅助调试,结果输出.

◎2C接口的实时时钟

◎I2C接口的EEPROM

◎1个交流蜂鸣器

◎1个4位8段数码管

◎4个输入键,1个复位键

◎4个发光二极管

◎16*2字符LCD接口

◎24位真彩VGA接口

◎PS/2鼠标和键盘接口:标准的鼠标、键盘接口,支持3.3V和5V设备,可以用来验证PS/2的接口协议,实现一个IO设备扩展

◎USB1.1接口:直接扩展FPGA的IO到USB接口,用于评估FPGA上实现USB Controler的性能.

◎40芯的功能扩展接口

○配套资料

◎完备的开发板用户手册

◎详细的安装使用说明

◎电路原理图(PDF格式)

◎详尽的主要芯片数据手册

◎NIOS II 由浅入深的详细说明

◎Altera多媒体开发培训资料

◎送TCP/IP协议卷 :卷1,卷2,卷3

◎送USB协议规范文档

◎送U盘系统说明文档

◎送FAT16、FAT32系统说明文档

◎附赠验证版USB1.1 IP CORE

◎FPGA 开发全攻略

……

○开发软件

◎Quartus II 7.2

◎Nios II IDE 7.2

◎Windriver

◎Microtronix NiosII Linux开发包(1.4版本)

○代码实验

1. 【HDL硬件设计开发实例】

◎译码器实验

◎分频器实验

◎蜂鸣器音符演奏实验

◎数码管显示实验

◎跑马灯实验

◎PWM输出实验

◎RS232发送接收实验

◎VGA输出彩条实验

……

2. 【NIOSII、IP CORE综合设计开发实例】

◎按键中断及处理实验

◎HOST FILE SYSTEM 实验

◎LCD显示实验

◎IIC接口的EEPROM读写实验

◎IIC接口的实时时钟控制和中断实验

◎数码管驱动实验

◎PS2键盘扫描实验

◎简单的数字钟实验

◎RS232发送接收实验

◎网卡发送接收实验

◎USB1.1和PC通讯实验

◎音频CODEC控制以及录音、播音实验

◎视频初始化及控制实验

◎BT656视频采集回放实验

◎VGA显示控制实验(自动显示内存刷新)

◎SD卡扇区读写实验

◎FAT16实验(国内唯一提供)

◎FAT32实验(国内唯一提供)

◎文件操作实验(包括新建文件、读/写文件、搜索文件、删除文件等)(国内唯一提供)

◎目录操作实验(包括新建目录、进入目录、删除目录等) (国内唯一提供)

◎U盘读写实验(国内唯一提供)

……

3. 【IP Core设计开发实例】

◎数码管驱动 IP CORE

◎PWM IP CORE

◎网卡接口 IP CORE

◎USB1.1验证和使用

◎彩色空间变换YCbCr2RGB

◎PS2 IP CORE

◎I2C IP CORE

◎Audio数据采集 IP Core

◎Video 数据采集IP Core

◎BT656视频采集IP CORE

◎VGA控制器 IP CORE

○典型应用

◎航天应用、电子设计应用、图象/ 通讯研发应用

◎电子工程应用、机电一体化应用、自动化等相关应用

◎IC集成电路/IP CORE前期设计验证、计算机科学、微电子、通信、测控技术与仪器设计

○相关配件

◎直流稳压电压 1 个 (1000mA---5V)

◎点对点网线 1 根 (1米)

◎开发板配套光盘 1套

○产品价格

◎Altera DE2 Ver2.0(商业版)多媒体开发平台  $ 2380 RMB (商业版)中国大陆地区销售

○赠品礼包(以下全部赠送)

①重大礼:现购Altera DE2 Ver2.0(商业版)多媒体开发平台 赠送ALTERA USB BLASTER下载线 1个

②重大礼:现购Altera DE2 Ver2.0(商业版)多媒体开发平台 赠送(阿迪达斯)"冠军系列运动背包" 1个

③重大礼:赠送容量高达2GB的DataTraveler 101有着时髦的无盖旋转设计 金士顿正品U盘 1个

④重大礼:赠送安全和可靠并重的金士顿正品Secure Digital 2G存储卡 1个

⑤重大礼:赠送VIP会员帐号1个 有效期:6个月 国内最大的TI应用资源库

⑥重大礼:赠送"61ic"精装版工作手册 1本

⑦重大礼:赠送中文手册及书籍

《挑战SOC:基于NIOS的SOPC设计与实践"》
《FPGA与SOPC设计教程--DE2实践" 中文手册》

官方网址:(中国) (美国)

QQ客服A:66860430 QQ客服B:84569832

电话:0731-28370612
传真:0731-28106152
Email:[email protected]
地址:湖南省株洲市荷塘区文化路东环新城16栋607#
邮编:412000
工作时间:周一至周五9:00--12:00~13:00--17:30

E-mail: [email protected] TEL:0731-28370612 FAX:0731-28106152 Mobile:13973319626 QQ客服A:66860430 QQ客服B:84569832
Copyright ©索思达(SSDDSP), 2010. All Rights Reserved 湘ICP备06013275号